Đề thi tuyển sinh khóa C7

Manhdd

Cố Vấn CLB
Staff member
nhocpro_1210: Em chú ý nhé, thư viện footprint dành để tham khảo cho rất nhiều dự án của CLB. Nó được để trong phần TUT ORCAD trên web chứ không phải chỉ là phụ lục dành riêng cho C7 đâu :d
 

nhocpro_1210

Trứng gà
nhocpro_1210: Em chú ý nhé, thư viện footprint dành để tham khảo cho rất nhiều dự án của CLB. Nó được để trong phần TUT ORCAD trên web chứ không phải chỉ là phụ lục dành riêng cho C7 đâu :d
e sẽ để ý hơn :)
cho e hỏi thêm là trong khối module led cái con R11 khi add footprint là mình add header 9_obl phải ko ạ. có điều e tìm ko thấy header 9_obl trong thư viện
 

Manhdd

Cố Vấn CLB
Staff member
e sẽ để ý hơn :)
cho e hỏi thêm là trong khối module led cái con R11 khi add footprint là mình add header 9_obl phải ko ạ. có điều e tìm ko thấy header 9_obl trong thư viện
Cái này do chút sơ sót khi update thư viện CLB. Thank em. Em kiểm tra và download bản mới về đi nhé
 

omega5161

Thành Viên PIF
mọi người ơi giúp e với
e khong Autoroute được, nó hiện thông báo Please draw the board outline, giờ em phải làm sao
 

nguyenquoctrung-hhk

Thành Viên PIF
mọi người ơi giúp e với
e khong Autoroute được, nó hiện thông báo Please draw the board outline, giờ em phải làm sao
em có làm đúng như TUT CLB hướng dẫn không, trước khi auto thì chỉnh layer, kích thước đường đồng rồi mới autorout, lỗi này dịch ra là nó yêu cầu em phải vẽ thêm đường bao bên ngoài mạch. mà cái lỗi này cũng thầy ngộ nhỉ :D, trước khi autoroute thì vẽ board outline làm gì nhỉ ---> bản xài chùa có khác :5cool_beat_plaster:
 

omega5161

Thành Viên PIF
e làm theo các TUT CLB hướng dẫn mà vẫn bị như thế, giờ phải xử lí bằng cach nào đây hichic
 

nguyenquoctrung-hhk

Thành Viên PIF
e làm theo các TUT CLB hướng dẫn mà vẫn bị như thế, giờ phải xử lí bằng cach nào đây hichic
há há :D, chỉ còn 1 cách duy nhất là xóa đi làm lại từ đầu, nếu mà còn bị nữa, thì cài lại orcad. còn mà còn bị nữa thì bó tay :5cool_beat_plaster:
 

2death

Cố Vấn CLB
Staff member
mọi người ơi giúp e với
e khong Autoroute được, nó hiện thông báo Please draw the board outline, giờ em phải làm sao
Nó nói thế thì em vẽ cho nó 1 cái đường biên (board outline) rồi route lại xem sao.
Tuy nhiên, để mạch đẹp (đi thi mà :6cool_boss:) thì em không cần phải dùng đến autoroute (như các anh đã nói ở phần trên). Tự vẽ sẽ đẹp hơn nhiều, dân pro họ ko auto đâu :D
 

omega5161

Thành Viên PIF
mọi người ơi giúp e với
e khong Autoroute được, nó hiện thông báo Please draw the board outline, giờ em phải làm sao
Nó nói thế thì em vẽ cho nó 1 cái đường biên (board outline) rồi route lại xem sao.
Tuy nhiên, để mạch đẹp (đi thi mà :6cool_boss:) thì em không cần phải dùng đến autoroute (như các anh đã nói ở phần trên). Tự vẽ sẽ đẹp hơn nhiều, dân pro họ ko auto đâu :D
cám ơn mọi người nhiều
 

tuandanh.bk10

Trứng gà
anh chị có thể nói rõ cho em biết layout cho từng khối là như thế nào không vậy, tức là mình vẫn mở file .max lên bình thường rồi kéo riêng từng khối ra chỗ khác để layout hay sao nhỉ, em không hiểu lắm mong anh chị giải thích giúp.
 

Kisses Hacker

Art Supporter
Staff member
Bạn xem lại file số 2 và số 4.
Mỗi khối trong sơ đồ là từng khối riêng rẽ có chức năng riêng, mỗi khối được bao quanh bởi một đường xanh lá. Khi layout, nên để riêng rẽ rồi đi dây (route) từng khối, giữa các khối thường có một số dây nối nhau, ta đi những dây này sau cùng.
Khi đi dây từng khối xong ta kéo các khối lại với nhau, đi các dây nối còn lại là coi như hoàn thành layout. Có lúc bạn kéo các khối lại thì nó không khớp nhau (có nhiều khoảng trống), lúc này lại phải dời một số linh kiện và đi dây lại một chút để lấp các chỗ trống, hoặc có thể dùng các chỗ trống đó để ghi chú, vẽ hoa vẽ bướm (việc sắp xếp lại chỉ mang ý nghĩa thẩm mỹ và làm mạch nhỏ gọn hơn) :)
 

thanhhung1992

Thành Viên PIF
e sẽ để ý hơn :)
cho e hỏi thêm là trong khối module led cái con R11 khi add footprint là mình add header 9_obl phải ko ạ. có điều e tìm ko thấy header 9_obl trong thư viện
Cái này do chút sơ sót khi update thư viện CLB. Thank em. Em kiểm tra và download bản mới về đi nhé
@@ ẹc..zậy mà làm em tưởng cái này là yêu cầu của đề thi lun chứ..vẽ PCBfootprint....làm e vẽ cả buổi :((
 

Manhdd

Cố Vấn CLB
Staff member
em mới vẽ capture xong. tuy nhiên có một số lỗi. cho e hỏi các lỗi sau là gì đc ko ạ?
1.Same Pin Number connected to more than one net.
/R1/2 Nets: 'N26477' and '0'.
2.Other parts in this package have different values or PCB footprints.
3.Same Pin Number connected to more than one net.
/D2/2 Nets: '0' and 'N04101'.
4.Same Pin Number connected to more than one net.
/J1/2 Nets: 'AC2' and 'N26921'.

à quên. tại trong thư viện capture, có mấy cái header,Xtal ko có, nên e tự vẽ; nó có ảnh hưởng gì tới phần layout ko ạ?
"Same Pin Number connected to more than one net" : Có thể em vẽ có vấn đề rồi, sao net 0 lại chập với net khác ở 1 chân nào được.
Mấy lỗi này anh không chắc là lỗi gì. Em gửi cái file lên đây thử.

Trong thư viện Capture có CRYSTAL 32768 mà em. Phần Capture với layout link với nhau qua netlist, bao gồm footprint linh kiện, số chân và thứ tự chân, cách thức nối dây giữa các linh kiện. Còn cái hình mình chọn cho dễ coi thôi. Một đống thư viện có sẵn của Orcad đã có Header rồi mà em.
 

honghiep

Cố Vấn CLB
Staff member

honghiep

Cố Vấn CLB
Staff member
Nó vẫn là cái lỗi trùng tên thôi bạn. Cố gắng kiểm tra kĩ những lỗi thông dụng và dịch nghiã các thông báo lỗi của chương trình để tìm cách giải quyết nha
 

linh lê

Trứng gà
mình nộp file max để kiểm tra thì chừng nào có kết quả kt để thi công mạch vậy mấy anh, chị?
 
cho e hỏi trong file lưu ý layout thì thấy hướng dẫn là đặt thạch anh dưới bottom nhưng e thấy trong board mẫu lại để nó trên lớp top? Vậy nên đặt nó như thế nào đây anh chị?
 
Top